[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

數字繫統設計與VHDL(第2版普通高等教育EDA技術規劃教材)
該商品所屬分類:工業技術 -> 自動化技術
【市場價】
419-606
【優惠價】
262-379
【介質】 book
【ISBN】9787121332500
【折扣說明】一次購物滿999元台幣免運費+贈品
一次購物滿2000元台幣95折+免運費+贈品
一次購物滿3000元台幣92折+免運費+贈品
一次購物滿4000元台幣88折+免運費+贈品
【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
版本正版全新電子版PDF檔
您已选择: 正版全新
溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
*. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
*. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
*. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
內容介紹



  • 出版社:電子工業
  • ISBN:9787121332500
  • 作者:編者:王金明//周順
  • 頁數:358
  • 出版日期:2018-01-01
  • 印刷日期:2018-01-01
  • 包裝:平裝
  • 開本:16開
  • 版次:2
  • 印次:1
  • 字數:589千字
  • 王金明、周順編著的《數字繫統設計與VHDL(第2
    版普通高等教育EDA技術規劃教材)》根據EDA課程教
    學要求,以提高數字設計能力為目的,繫統闡述FPGA
    數字繫統開發的相關知識,主要內容包括EDA技術概
    述、FPGA/CPLD器件、VHDL硬件描述語言等。全書以
    Quartus Prime、ModelSim等軟件為平臺,以VHDL’
    87和VHDL’93語言標準為依據,基於DE2-115實驗平
    臺,以可綜合的設計為重點,通過大量經過驗證的數
    字設計實例,闡述數字繫統設計的方法與技術,由淺
    入深地介紹VHDL工程開發的知識與技能。
    本書的特點是:著眼於實用,緊密聯繫教學實際
    ,實例豐富。全書深入淺出,概念清晰,語言流暢。
    可作為電子、通信、微電子、信息、電路與繫統、通
    信與信息繫統、測控技術與儀器等專業本科生和研究
    生的教學用書,也可供從事電路設計和繫統開發的工
    程技術人員閱讀參考。
    本書配有教學課件,可從華信教育資源網
    (www.hxedu.com.cn)免費下載。
  • 第1章 EDA技術概述
    1.1 EDA技術及其發展
    1.2 Top-down設計與IP核復用
    1.2.1 Top-down設計
    1.2.2 Bottom-up設計
    1.2.3 IP復用技術與
    1.3 數字設計的流程
    1.3.1 設計輸入
    1.3.2 綜合
    1.3.3 布局布線
    1.3.4 仿真
    1.3.5 編程配置
    1.4 常用的EDA軟件工具
    1.5 EDA技術的發展趨勢
    習題 1
    第2章 FPGA/CPLD器件
    2.1 PLD器件概述
    2.1.1 PLD器件的發展歷程
    2.1.2 PLD器件的分類
    2.2 PLD的基本原理與結構
    2.2.1 PLD器件的基本結構
    2.2.2 PLD電路的表示方法
    2.3 低密度PLD的原理與結構
    2.4 CPLD的原理與結構
    2.4.1 宏單元結構
    2.4.2 典型CPLD的結構
    2.5 FPGA的原理與結構
    2.5.1 查找表結構
    2.5.2 典型FPGA的結構
    2.5.3 Altera的Cyclone IV器件結構
    2.6 FPGA/CPLD的編程元件
    2.7 邊界掃描測試技術
    2.8 FPGA/CPLD的編程與配置
    2.8.1 在繫統可編程
    2.8.2 FPGA器件的配置
    2.8.3 Cyclone IV器件的編程
    2.9 FPGA/CPLD器件概述
    2.10 FPGA/CPLD的發展趨勢
    習題 2
    第3章 Quartus Prime使用指南
    3.1 Quartus Prime原理圖設計
    3.1.1 半加器原理圖設計輸入
    3.1.2 1位全加器設計輸入
    3.1.3 1位全加器的編譯
    3.1.4 1位全加器的仿真
    3.1.5 1位全加器的下載
    3.2 基於IP核的設計
    3.2.1 用LPM_COUNTER設計模24方向可控計數器
    3.2.2 用LPM_ROM模塊實現4×4無符號數乘法器
    3.3 SignalTap II的使用方法
 
網友評論  我們期待著您對此商品發表評論
 
相關商品
在線留言 商品價格為新臺幣
關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
返回頂部