[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

EDA技術與FPGA應用設計(電子信息科學與工程類專業規劃教材普通高等教育十二五規劃教材)
該商品所屬分類:計算機/網絡 -> 軟件工程
【市場價】
289-419
【優惠價】
181-262
【介質】 book
【ISBN】9787121158780
【折扣說明】一次購物滿999元台幣免運費+贈品
一次購物滿2000元台幣95折+免運費+贈品
一次購物滿3000元台幣92折+免運費+贈品
一次購物滿4000元台幣88折+免運費+贈品
【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
版本正版全新電子版PDF檔
您已选择: 正版全新
溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
*. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
*. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
*. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
內容介紹



  • 出版社:電子工業
  • ISBN:9787121158780
  • 作者:張文愛
  • 頁數:235
  • 出版日期:2012-01-01
  • 印刷日期:2012-01-01
  • 包裝:平裝
  • 開本:16開
  • 版次:1
  • 印次:1
  • 字數:400千字
  • 張文愛主編的這本《EDA技術與FPGA應用設計》共10章,**~2章介紹可編程邏輯器件的發展演變、結構特點、產品繫列等,側重於讀者根據需要選擇適當器件;第3章主要介紹常用EDA開發工具的設計流程及仿真、驗證的操作步驟;第4~8章詳細介紹VHDL語言基礎、語句結構、設計方法、設計實例、子程序結構、宏與IP核的應用等;第9~10章主要介紹*新可編程器件SOPC的應用實踐。
    本書在編寫時,力求理論體繫全面完整、實用性強,便於快速掌握;程序設計先介紹整體結構,再介紹語言細節、常用描述方法;針對學生易混淆的概念、易犯的錯誤及技術要點、難點,穿插適當的設計實例及相應的習題;所附設計實例都經過設計驗證,可直接引用,為便於閱讀,附加了有效的注釋。
  • 張文愛主編的這本《EDA技術與FPGA應用設計》主要包括CPLD/FPGA可編 程邏輯器件介紹,可編程邏輯器件EDA開發軟件使用,VHDL硬件描述語言設 計方法和SOPC應用4大部分。第一部分CPLD/FPGA可編程邏輯器件主要介紹可 編程器件結構原理、設計流程、常用芯片特點及選用;第二部分重點介紹目 前國內外常用EDA軟件isp Design EXPERT System、QuartusⅡ、ISE開發流 程;第三部分重點講述VHDL語言基礎、描述方法及設計實例;第四部分主要 介紹DSP Builder、SOPC Builder、NiosⅡ應用及實例。 《EDA技術與FPGA應用設計》可作為高等學校電子信息類、電氣信息類 各專業的教材,也可作為電子工程設計技術人員的參考書。
  • 第1章 可編程邏輯器件概述
    1.1 數字邏輯電路設計與ASIC技術
    1.1.1 數字邏輯電路設計方法
    1.1.2 ASIC及其設計方法
    1.2 PLD概述
    1.2.1 PLD的發展
    1.2.2 PLD的分類
    1.3 PLD邏輯表示法
    1.4 PLD的設計與開發
    1.4.1 PLD的設計流程
    1.4.2 PLD的開發環境
    1.4.3 IP核復用技術
    習題1
    第2章 大規模可編程邏輯器件CPLD/FPGA
    2.1 CPLD結構與工作原理
    2.1.1 Lattice公司的CPLD器件繫列
    2.1.2 ispLSI 1016的結構
    2.1.3 ispLSI繫列器件的主要技術特性
    2.1.4 ispLSI器件的設計與編程
    2.2 FPGA內部結構與工作原理
    2.3 CPLD/FPGA產品概述
    2.3.1 Altera公司產品
    2.3.2 Xilinx公司產品
    2.3.3 Lattice公司產品
    2.4 編程與配置
    2.4.1 在繫統可編程ISP
    2.4.2 配置
    2.5 CPLD與FPGA的比較和選用
    習題2
    第3章 常用EDA軟件
    3.1 isp Design EXPERT System編程軟件
    3.1.1 建立設計項目
    3.1.2 原理圖源文件輸入
    3.1.3 功能和時序仿真
    3.1.4 器件適配
    3.1.5 器件編程
    3.1.6 VHDL源文件輸入方法
    3.2 QuartusⅡ操作指南
    3.2.1 建立設計工程
    3.2.2 原理圖源文件輸入
    3.2.3 編譯
    3.2.4 仿真驗證
    3.2.5 器件編程
    3.2.6 VHDL設計輸入方法
    3.3 ISE開發軟件
    3.3.1 ISE概述
    3.3.2 新建工程
    3.3.3 新建VHDL源文件
    3.3.4 波形仿真
    3.3.5 設計實現
    3.3.6 下載配置
    習題3
    第4章 VHDL語言基礎
    4.1 VHDL語言的基本組成
    4.1.1 參數部分
    4.1.2 實體部分
    4.1.3 結構體部分
    4.2 VHDL語言要素
    4.2.1 文字規則
    4.2.2 數據對像
    4.2.3 VHDL中的數據類型
    4.2.4 VHDL語言的運算符
    4.2.5 VHDL的屬性
    習題4
    第5章 VHDL基本描述語句
    5.1 順序語句
    5.1.1 順序賦值語句
    5.1.2 IF語句
    5.1.3 CASE語句
    5.1.4 LOOP語句
    5.1.5 NEXT語句
    5.1.6 EXIT語句
    5.1.7 WAIT語句
    5.1.8 NULL語句
    5.2 並行語句
    5.2.1 並行信號賦值語句
    5.2.2 PROCESS進程語句
    5.2.3 元件例化語句
    5.2.4 BLOCK塊語句
    5.2.5 GENERATE生成語句
    習題5
    第6章 子程序與程序包
    6.1 子程序
    6.1.1 函數
    6.1.2 過程
    6.2 程序包
    6.2.1 程序包定義
    6.2.2 程序包引用
    6.2.3 常用預定義程序包
    習題6
    第7章 常用電路的VHDL描述
    7.1 組合邏輯電路VHDL描述
    7.1.1 基本門電路
    7.1.2 編碼器
    7.1.3 譯碼器
    7.1.4 數值比較器
    7.1.5 數據選擇器
    7.1.6 算術運算
    7.1.7 三態門電路
    7.1.8 雙向端口設計
    7.2 時序邏輯電路
    7.2.1 觸發器
    7.2.2 計數器
    7.2.3 移位寄存器
    7.2.4 狀態機
    7.3 存儲器設計
    7.3.1 ROM存儲器設計
    7.3.2 RAM存儲器設計
    習題7
    第8章 宏功能模塊與IP核應用
    8.1 LPM_RAM
    8.1.1 LPM_RAM宏模塊定制
    8.1.2 工程編譯
    8.1.3 仿真驗證
    8.1.4 查看RTL原理圖
    8.1.5 LPM_RAM應用
    8.2 LPM_ROM宏模塊
    8.2.1 建立初始化數據文件
    8.2.2 LPM_ROM宏模塊配置
    8.2.3 仿真驗證
    8.2.4 LPM_ROM模塊調用
    8.3 時鐘鎖相環宏模塊
    8.3.1 LPM_DLL宏模塊配置
    8.3.2 PLL模塊調用
    8.3.3 仿真驗證
    8.4 片內邏輯分析儀
    8.4.1 新建邏輯分析儀設置文件
    8.4.2 引腳鎖定
    8.4.3 編程下載
    8.4.4 信號采樣
    習題8
    第9章 DSP Builder應用
    9.1 DSP Builder軟件安裝
    9.2 DSP Builder設計實例
    9.2.1 建立Simulink模型
    9.2.2 模型仿真
    9.2.3 模型編譯
    習題9
    **0章 SOPC Builder應用
    10.1 SOPC Builder
    10.2 Nios II 綜合設計實例
    習題10
    參考文獻
 
網友評論  我們期待著您對此商品發表評論
 
相關商品
在線留言 商品價格為新臺幣
關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
返回頂部