[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

繫統芯片設計方法與實踐
該商品所屬分類:計算機/網絡 -> 計算機硬件組裝及維護
【市場價】
638-924
【優惠價】
399-578
【介質】 book
【ISBN】9787560865911
【折扣說明】一次購物滿999元台幣免運費+贈品
一次購物滿2000元台幣95折+免運費+贈品
一次購物滿3000元台幣92折+免運費+贈品
一次購物滿4000元台幣88折+免運費+贈品
【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
版本正版全新電子版PDF檔
您已选择: 正版全新
溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
*. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
*. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
*. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
內容介紹



  • 出版社:同濟大學
  • ISBN:9787560865911
  • 作者:編者:萬國春//蘇立峰//羅勝欽//陳怡
  • 頁數:454
  • 出版日期:2016-12-01
  • 印刷日期:2016-12-01
  • 包裝:平裝
  • 開本:16開
  • 版次:1
  • 印次:1
  • 字數:724千字
  • 萬國春、蘇立峰、羅勝欽、陳怡編著的《繫統芯
    設計方法與實踐》主要介紹了繫統芯片(SOC)
    的設計原理、方法,以及工程實踐。結合多年的教學
    經驗、項目實踐以及累積的資料,並借鋻國內外經典
    教材的寫作手法編著而成。內容參考Xilinx公司和
    ARM公司最新的官方文檔,吸收國內外最新的相關專
    業文獻,提取其精華,並提供具有針對性的實踐項目
    例程。本書旨在讓每位讀者能夠對SOC設計有一個深
    入的理解,並且在教材的指導下,以動手實踐的方式
    掌握相關的專業技能,為未來的學習和工作打下堅實
    的基礎。
    全書可分為四部分:第一部分內容講述硬件描述
    語言VHDL和Vetilog HDL的基本語法以及如何實現基
    本數字邏輯單元的設計。第二部分講述了數字繫統的
    層次結構設計以及SOC芯片的體繫結構。第三部分涉
    及設計的形式化驗證、靜態時序分析以及可測試設計
    。第四部分主要內容為可編程邏輯器件以及ASIC後端
    設計流程及方法。書中的案例基於Xilinx公司的
    Vivado設計套件,並提供相應的VHDL/Verilog HDL
    參考源代碼。
  • 。。。
  • 第1章 緒論
    1.1 集成電路概述
    1.1.1 集成電路的誕生和發展
    1.1.2 我國集成電路的發展
    1.1.3 集成電路的分類
    1.2 SOC概述
    1.2.1 SOC的分類
    1.2.2 SOC涉及的關鍵技術
    1.2.3 SOC設計流程
    1.2.4 SOC技術的發展方向
    1.3 VHDL與Verilog HDL
    1.3.1 VHDL和Verilog HDL的相同點
    1.3.2 VHDL和Verilog HDL的區別
    1.3.3 學習VHDL和Verilog HDL的要點
    1.4 開發平臺Vivado
    第2章 VHDL語言基礎
    2.1 引言
    2.2 VHDL的基礎知識
    2.2.1 VHDL程序的結構
    2.2.2 VHDL常用資源庫中的程序包
    2.2.3 VHDL的詞法單元
    2.2.4 數據對像和類型
    2.2.5 表達式與運算符
    2.3 VHDL結構體的描述方式
    2.3.1 結構體的行為描述
    2.3.2 結構體的RTL描述
    2.3.3 結構體的結構化描述
    2.4 結構體的子結構形式
    2.4.1 進程
    2.4.2 復雜結構體的多進程組織方法
    2.4.3 塊
    2.4.4 子程序
    2.5 順序語句和並發語句
    2.5.1 順序語句
    2.5.2 並發語句
    2.6 VHDL中的信號和信號處理
    2.6.1 信號的驅動源
    2.6.2 信號的延遲
    2.6.3 仿真周期和信號的δ延遲
    2.6.4 信號的屬性函數
    2.6.5 帶屬性函數的信號
    2.7 VHDL的其他語句
    2.7.1 ATTRIBUTE(屬性)描述與定義語句
    2.7.2 斷言(ASSERT)語句
    2.7.3 TEXTIO
    2.8 多值邏輯
    2.8.1 三態數值模型
    2.8.2 多值邏輯
    2.9 元件例化
    2.9.1 設計通用元件
    2.9.2 構造程序包
    2.9.3 元件的調用
    2.10 配置
    2.10.1 默認配置
    2.10.2 元件配置
    2.10.3 塊的配置
    2.10.4 結構體的配置
    習題2
    第3章 硬件描述語言Verilog
    3.1 引言
    3.2 Verilog HDL的基礎知識
    3.2.1 模塊說明部分
    3.2.2 端口說明部分
    ……
    第4章 基本數字邏輯單元的設計
    第5章 數字繫統的層次結構設計
    第6章 繫統集成芯片的體繫結構
    第7章 形式化驗證
    第8章 靜態時序分析
    第9章 可測試設計DFT
    **0章 可編程邏輯器件
    **1章 ASIC後端設計
    附錄 用Nexys4 FPGA開發板配置Microblaze
    參考文獻
  • 。。。
 
網友評論  我們期待著您對此商品發表評論
 
相關商品
在線留言 商品價格為新臺幣
關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
返回頂部