[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

Xilinx繫列FPGA芯片IP核詳解/FPGA應用技術叢書
該商品所屬分類:計算機/網絡 -> 計算機硬件組裝及維護
【市場價】
740-1073
【優惠價】
463-671
【介質】 book
【ISBN】9787121214837
【折扣說明】一次購物滿999元台幣免運費+贈品
一次購物滿2000元台幣95折+免運費+贈品
一次購物滿3000元台幣92折+免運費+贈品
一次購物滿4000元台幣88折+免運費+贈品
【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
版本正版全新電子版PDF檔
您已选择: 正版全新
溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
*. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
*. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
*. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
內容介紹



  • 出版社:電子工業
  • ISBN:9787121214837
  • 作者:劉東華
  • 頁數:536
  • 出版日期:2013-09-01
  • 印刷日期:2013-09-01
  • 包裝:平裝
  • 開本:16開
  • 版次:1
  • 印次:1
  • 字數:870千字
  • 賽靈思(xilinx)公司是FPGA的主要生產廠商,其Virtex繫列和Spartan繫列FPGA芯片廣泛應用於通信、數據處理、網絡、儀器、工業控制、軍事和航空航天等眾多領域。為方便FPGA開發,縮短開發周期和節省開發成本,Xilinx公司提供了實現一些通用功能的IP核,包括固化在芯片內的硬IP核和可編程調用的軟IP核,並在其開發集成環境。ISE中提供了IP核的實例化和調用功能。劉東華主編的《Xilinx繫列FPGA芯片IP核詳解》重點介紹Xilinx繫列FPGA芯片支持的IP核的功能、特點、接口及性能,並給出在FPGA開發過程中IP核的使用方法。
  • IP核是可編程門陣列(FPGA)芯片開發中常用的 功能模塊,劉東華主編的《Xilinx繫列FPGA芯片IP核 詳解》以賽靈思(xilinx)公司自Spartan 繫列和ViItex繫列FPGA繫列芯片為基礎,詳細介紹各 類IP核的功能、特點、接口及性能,並給出在FPGA 開發過程中IP核的使用方法。全書共分10章,首先介 紹IP核的生成和使用方法,然後分類描述Xilinx提供 的數學運算、存儲器、數字信號處理(DSP)、信道 糾錯碼、網絡、標準總線IP核以及FPGA屬性和調試驗 證IP核。 本書內容豐富翔實,部分IP核給出了功能原理解 釋和功能仿真結果,便於讀者更好地理解和應用。 《Xilinx繫列FPGA芯片IP核詳解》可作為高等學 校和科研院所從事Xilinx繫列FPGA開發的人員的開發 工具書、參考書或速查手冊。
  • 第1章 Xilinx IP核的生成和使用
    1.1 概述 1
    1.2 IP核生成工具
    1.2.1 概述
    1.2.2 IP核生成工具接口
    1.2.3 IP核生成工具的使用
    1.2.4 定制和編輯IP核
    1.3 基於ISE工程導航工具的IP核操作
    1.3.1 創建工程
    1.3.2 定制IP核
    1.3.3 添加IP核
    1.3.4 例化IP核
    1.3.5 編輯IP核
    1.3.6 仿真IP核
    1.4 其他IP核操作
    1.4.1 構造向導
    1.4.2 網表IP
    1.4.3 微處理器和外設IP
    1.4.4 繫統生成工具

    第2章 基本IP核
    2.1 乘-加器
    2.1.1 累加器
    2.1.2 乘累加器
    2.1.3 乘加器
    2.2 二進制計數器
    2.3 基於RAM的移位寄存器
    2.4 DSP宏
    第3章 存儲器IP核
    3.1 塊存儲器
    3.2 分布式存儲器
    3.3 FIFO生成器

    第4章 數學運算IP核
    4.1 加/減法器
    4.2 乘法器
    4.2.1 實數乘法器
    4.2.2 復數乘法器
    4.3 除法器
    4.4 CORDIC
    4.5 浮點數操作器

    第5章 數字信號處理IP核
    5.1 DDS編譯器
    5.2 FIR編譯器
    5.3 CIC編譯器
    5.4 DFT
    5.5 FFT
    5.6 DUC/DDC編譯器

    第6章 糾錯碼IP核
    6.1 RS碼編/譯碼器
    6.1.1 RS碼編碼器
    6.1.2 RS碼譯碼器
    6.2 卷積碼編/譯碼器
    6.2.1 卷積碼編碼器
    6.2.2 Viterbi譯碼器
    6.3 3GPP Turbo碼編/譯碼器
    6.3.1 3GPP Turbo碼編碼器
    6.3.2 3GPP Turbo碼譯碼器
    6.4 3GPP2 Turbo碼編/譯碼器
    6.4.1 3GPP2 Turbo碼編碼器
    6.4.2 3GPP2 Turbo碼譯碼器
    6.5 IEEE 802. CTC編譯碼器
    6.5.1 IEEE 802. CTC編碼器
    6.5.2 IEEE 802.e CTC譯碼器
    6.6 交織器/解交織器
    6.7 IEEE P802. LDPC編碼器
    6.8 DVB-S2 FEC編碼器

    第7章 網絡應用IP核
    7.1 以太網MAC
    7.1.1 10 Gbps以太網MAC
    7.1.2 TEMAC
    7.2 PCS/PMA
    7.2.1 10 Gbps以太網PCS/PMA
    7.2.2 以太網1000BASE-X PCS/PMA或SGMII
    7.3 以太網連接單元
    7.3.1 XAUI
    7.3.2 RXAUI
    7.4 嵌入式三模式以太網MAC封裝包
    7.4.1 Virtex-4嵌入式三模式以太網MAC封裝包
    7.4.2 Virtex-5嵌入式三模式以太網MAC封裝包
    7.4.3 Virtex-6嵌入式三模式以太網MAC封裝包
    7.5 以太網統計
    7.6 以太網AVB端點

    第8章 FPGA屬性和設計IP核
    8.1 時鐘向導
    8.2 GTX收發器
    8.2.1 Virtex-6 FPGA GTX收發器向導
    8.2.2 Virtex-5 FPGA RocketIO GTX收發器向導
    8.3 SelectIO接口向導
    8.4 繫統監視器

    第9章 標準總線IP核
    9.1 串行RapidIO
    9.2 CAN
    9.3 用於PCI接口的Initiator/Target
    9.4 PCI Express核
    9.4.1 用於Virtex-5和Virtex-4的PCI Express端點
    9.4.2 用於Virtex-5的PCI Express端點塊增強(EBP)
    9.4.3 用於Spartan-3/3A/3E的PCI Express端點PIPE
    9.4.4 用於Spartan-6的PCI Express集成塊
    9.4.5 用於Virtex-6的PCI Express集成塊
    9.5 顯示端口

    **0章 調試驗證IP核
    10.1 ChipScope Pro
    10.2 邏輯調試內核
    10.2.1 集成控制器(ICON)
    10.2.2 集成邏輯分析(ILA)
    10.2.3 虛擬I/O(VIO)
    10.2.4 Agilent跟蹤(ATC2)
    10.3 誤比特率測試(IBERT)
    10.4 集成總線分析核(IBA)
    10.4.1 PLB IBA
    10.4.2 OPB IBA
    參考文獻
 
網友評論  我們期待著您對此商品發表評論
 
相關商品
在線留言 商品價格為新臺幣
關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
返回頂部