[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

【正版圖書】芯片SIP封裝與工程設計 毛忠宇 清華大學出版社
該商品所屬分類:圖書 -> 遼寧音響出版社
【市場價】
828-1200
【優惠價】
518-750
【作者】 毛忠宇 
【出版社】清華大學出版社 
【ISBN】9787302541202
【折扣說明】一次購物滿999元台幣免運費+贈品
一次購物滿2000元台幣95折+免運費+贈品
一次購物滿3000元台幣92折+免運費+贈品
一次購物滿4000元台幣88折+免運費+贈品
【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
版本正版全新電子版PDF檔
您已选择: 正版全新
溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
*. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
*. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
*. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
內容介紹



店鋪:遼寧音像出版社圖書專營店
出版社:清華大學出版社
ISBN:9787302541202

商品編碼:10029240339265
包裝:平裝
出版時間:2019-11-01

作者:毛忠宇

    
    
"

基本信息

書名:芯片SIP封裝與工程設計

代碼:8

作者:毛忠宇

出版社:清華大學出版社

出版日期:2019-11-01

ISBN:9787302541202

字數:

頁碼:190

版次:

裝幀:平裝

開本:16開

商品重量:

編輯推薦


SI工程師必會的芯片封裝技術解決工程師因不了解封裝內部結構遇到的難題幫助廣大工程師設計出合理的芯片方案

作者結合自己在電子科技行業多年的工作經驗,對芯片、封裝的基礎知識和內部結構的知識,以及WB和FC封裝的制作過程,結合SIP等復雜前沿的堆疊封裝設計,對封裝設計的完整過程進行了繫統而全面的介紹,真正做到了深入淺出,讀者不需要高深的理論功底,就能快速上手解決實際問題,同時在這個過程中逐步認識和理解芯片封裝設計的各種設計理念,真正做到了不但授之以魚,更授之以漁。

內容提要


側重工程設計是《芯片SIP封裝與工程設計》的特點,
《芯片SIP封裝與工程設計》在內容編排上深入淺出、圖文並茂,先從封裝基礎知識開始,介紹了不同的封裝的類型及其特點,再深入封裝內部結構的講解,接著介紹封裝基板的知識及完整的制作過程;在讀者理解這些知識的基礎後,繫統地介紹了常見的WireBond及FlipChip封裝的完整工程案例設計過程,介紹了如何使用自動布線工具以方便電子工程師在封裝評估階段快速獲得基板的層數及可布線性的信息:在這些基礎上再介紹SIP等復雜前沿的堆疊封裝設計,使讀者能由淺入深地學習封裝設計的完整過程。由於絕大多數SI工程師對封裝內部的理解不夠深入,在SI仿真時對封裝的模型隻限於應用,因而《芯片SIP封裝與工程設計》在封裝設計完成後還介紹了一個完整的提取的WB封裝電參數的過程,提取的模型可以直接應用到IBIS模型中, 後提供了兩個作者自行開發的封裝設計高效輔助免費工具。
《芯片SIP封裝與工程設計》非常適合作為學習封裝工程設計的參考材料。

目錄


章 芯片封裝 1
1.1 芯片封裝概述 1
1.1.1 芯片封裝發展趨勢 . 1
1.1.2 芯片連接技術 . 3
1.1.3 WB 技術 3
1.1.4 FC 技術 . 5
1.2 Leadframe 封裝 6
1.2.1 TO 封裝 . 6
1.2.2 DIP . 7
1.2.3 SOP 7
1.2.4 SOJ 8
1.2.5 PLCC 封裝 8
1.2.6 QFP 9
1.2.7 QFN 封裝 10
1.3 BGA 封裝 . 11
1.3.1 PGA 封裝 11
1.3.2 LGA 封裝 12
1.3.3 TBGA 封裝 . 12
1.3.4 PBGA 封裝 13
1.3.5 CSP/ FBGA 封裝 14
1.3.6 WLCSP 15
1.3.7 FC-PBGA 封裝 . 17
1.4 復雜結構封裝 18
1.4.1 MCM 封裝 19
1.4.2 SIP . 20
1.4.3 SOC 封裝 21
1.4.4 PIP . 22
1.4.5 POP 23
1.4.6 3D 封裝 . 25
1.5 本章小結 25
第2 章 芯片封裝基板 . 26
2.1 封裝基板 26
2.1.1 基板材料 . 26
2.1.2 基板加工工藝 . 28
2.1.3 基板表面處理 . 30
2.1.4 基板電鍍 . 30
2.1.5 基板電鍍線 . 30
2.1.6 基板設計規則 . 30
2.1.7 基板設計規則樣例 . 31
2.2 基板加工過程 31
2.2.1 層疊結構 . 31
2.2.2 基板加工詳細流程 . 32
第3 章 APD 使用簡介 52
3.1 啟動APD . 52
3.2 APD 工作界面 . 53
3.3 設置使用習慣參數 54
3.4 設置功能快捷鍵 55
3.4.1 默認功能鍵 . 56
3.4.2 查看功能組合鍵的分配 . 56
3.4.3 修改功能組合鍵對應的命令 . 57
3.5 縮放 58
3.6 設置畫圖選項 59
3.6.1 設計參數設置 . 59
3.7 控制顯示與顏色 60
3.7.1件標號 . 61
3.7.2件的外框及管腳號 . 61
3.7.3 顯示導電層 . 62
3.8 宏錄制 62
3.9 網絡分配顏色 63
3.9.1 分配顏色 . 63
3.9.2 清除分配的顏色 . 64
3.10 Find 頁功能 64
3.10.1 移動布線 . 65
3.10.2 Find by Name 功能的使用 65
3.11 顯示設計對像信息 66
3.12 顯示測量值 69
3.13 Skill 語言與菜單修改 70
第4 章 WB-PBGA 封裝項目設計 . 72
4.1 創建Die 與B件 72
4.1.1 新建設計文件 . 72
4.1.2 導入芯片文件 . 73
4.1.3 創建B件 . 76
4.1.4 編輯BGA 79
4.2 Die 與BGA 網絡分配 . 81
4.2.1 設置Nets 顏色 81
4.2.2 手動賦網絡方法 . 82
4.2.3 xml 表格輸入法 83
4.2.4 自動給Pin 分配網絡 84
4.2.5 網絡交換Pin swap 85
4.2.6 輸出BGA Ballmap Excel 圖 . 86
4.3 層疊、過孔與規則設置 88
4.3.1 層疊設置 . 88
4.3.2 定義差分對 . 89
4.3.3 電源網絡標識 . 90
4.3.4 過孔、金手指創建 . 91
4.3.5 規則設置 . 93
4.4 Wire Bond 設計過程 96
4.4.1 電源/地環設計 96
4.4.2 設置Wire Bond 輔助線Wb Guide Line 99
4.4.3 設置Wire Bond 參數 101
4.4.4 添加金線 . 104
4.4.5 編輯Wire Bond . 106
4.4.6 顯示3D Wire Bond . 107
4.5 布線 109
4.5.1 基板布線輔助處理 . 109
4.5.2 管腳的交換與優化 110
4.5.3 整板布線 110
4.5.4 鋪電源/地平面 .113
4.5.5 手動創建銅皮 114
4.6 工程加工設計 115
4.6.1 工程加工設計過程 115
4.6.2 添加電鍍線 118
4.6.3 添加排氣孔 . 120
4.6.4 創建阻焊開窗 . 121
4.6.5 終檢查 . 123
4.6.6 創建光繪文件 . 123
4.6.7 制造文件檢查 . 126
4.6.8 基板加工文件 . 127
4.6.9 生成Bond Finger 標簽 . 128
4.6.10 加工文件 . 129
4.6.11 封裝外形尺寸輸出 130
第5 章 FC 封裝項目設計 . 132
5.1 FC-PBGA 封裝設計 132
5.1.1 啟動新設計 . 132
5.1.2 導入BGA 封裝 . 133
5.1.3 導入Die 135
5.1.4 自動分配網絡 . 137
5.1.5 增加布線層 . 138
5.1.6 創建VSS 平面的銅皮 139
5.1.7 定義VDD 平面的銅皮 . 140
5.1.8 管換 . 141
5.2 增件 141
5.2.1 增加電容到設計中 . 141
5.2.2 放置新增電容 . 142
5.2.3 電容管腳分配電源、地網絡 . 143
5.3 創建布線用盲孔 143
5.3.1 手動生成盲埋孔 . 143
5.3.2 創建焊盤庫 . 144
5.3.3 手動創建一階埋盲孔 . 145
5.3.4 修改過孔列表 . 146
5.3.5 自動生成盲孔(僅做學習參考) 146
5.3.6 檢查Via 列表 147
5.4 Flip Chip 設計自動布線 148
5.4.1 設置為Pad 布線的過孔規則 . 148
5.4.2 設置規則狀態 . 148
5.4.3 清除No Route 屬性 149
5.4.4 自動布線 . 150
5.4.5 布線結果報告 . 151
第6 章 復雜SIP 類封裝設計 153
6.1 啟動SIP 設計環境 153
6.2 基件設計 154
6.2.1 基板疊層編輯 . 154
6.2.2 增加層疊 . 157
6.2.3 內埋層設置 . 158
6.3 SIP 芯片堆疊設計 . 159
6.3.1 Spacer 159
6.3.2 Interposer . 161
6.3.3 芯片堆疊管理 . 163
6.4 腔體封裝設計 165
第7 章 封裝模型參數提取 169
7.1 WB 封裝模型參數提取 . 169
7.1.1 創建新項目 . 169
7.1.2 封裝設置 . 170
7.1.3 仿真設置 . 173
7.1.4 啟動仿真 . 175
7.2 模型結果處理 175
7.2.1 參數彙總表 . 176
7.2.2 SPICE/IBIS Model 形式結果 . 177
7.2.3 輸出網絡的RLC 值 178
7.2.4 RLC 立體分布圖. 180
7.2.5 RLC 網絡分段顯示 . 180
7.2.6 對比RLC 與網絡長度 181
7.2.7 單端串擾 . 181
7.2.8 差分與單端間串擾 . 183
7.2.9 自動生成仿真報告 . 184
7.2.10 保存 . 184
第8 章 封裝設計高效輔助工具 . 185
8.1 BGA 管腳自動上色工具 . 185
8.1.1 程序及功能介紹 . 185
8.1.2 程序操作 . 186
8.1.3 使用注意事項 . 188
8.2 網表混合比較 189
8.2.1 程序功能介紹 . 189
8.2.2 程序操作 . 190

作者介紹


毛忠宇,畢業於電子科技大學微電子技術專業。
深耕電子科技行業20餘年,從事高速PCB設計、SI/PI仿真、PI仿真流程及仿真平臺建設、高速IC封裝設計等工作,對PCB-Package-IC協同設計、仿真方法及流程有清晰的認識與豐富的經驗。
曾就職於深圳華為技術有限公司、海思半導體有限公司、興森快捷電路科技股份有限公司等。EDA365論壇特邀版主。
主要出版物
《信號、電源完整性仿真設計與高速產品應用實例》
《華為研發14載:那些一起奮鬥過的互連歲月》
《IC封裝基礎與工程設計實例》

序言





"
 
網友評論  我們期待著您對此商品發表評論
 
相關商品
在線留言 商品價格為新臺幣
關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
返回頂部